环球资源Global Sources Ltd. (NASDAQ: GSOL)与Gartner Inc. (NYSE: IT & ITB)今天发表一项年度联合研究报告“设计潮流与EDA工具:中国大陆及台湾”(Design Trends & Electronic Design Automation (EDA) Tools: Mainland China & Taiwan)的结果。研究结果显示,在中国大陆和台湾,采用更先进的工艺技术进行集成电路(ICs)和专用集成电路(ASIC)设计的比例正日益提升。
利用先进工艺技术能够制造出整合度更高、尺寸更小的元件,以符合现今电子产品对外型轻巧以及更高效率的需求。调查结果显示,虽然台湾的标准IC设计仍以0.35微米技术为主流,但有27%的受访者已经开始进行0.18微米设计。在中国大陆,有33%的受访者正进行0.18微米设计。
在ASIC设计方面,0.18微米也渐成主流,有35%的中国大陆受访者以及49.5%的台湾受访者都表示采用0.18微米技术。
“设计潮流与EDA工具:中国大陆及台湾”报告通过网上问卷调查,收集了607位中国大陆工程师以及321位台湾工程师的回应。报告分别阐述了两岸电子设计以及利用EDA工具的趋势,并进行比较。这是环球资源旗下的电子设计工程双周刊《电子工程专辑》(Electronic Engineering Times-Asia,简称EE Times-Asia)及著名的市场研究公司Gartner第四次共同进行的年度研究。
消费性电子与通讯应用为主流
研究结果发现,消费性电子应用对台湾设计活动的重要性与日俱增,有32%的台湾受访者表示从事此领域的设计,其次则是通讯应用,占19%;电脑和电脑周边产品则排名第三,占18%。
《电子工程专辑》出版人马思礼(Mark A. Saunderson) 先生表示:“此调查结果显示出台湾电子工程师的重心正朝消费性电子移转。在我们2002年的报告中,大部分的台湾受访者认为电脑是其主要的应用领域。”
在中国大陆,则以通讯应用为主流,这与去年的调查结果相同。接近29%的受访者表示通讯为其最主要的应用领域,其次是工业、仪器与医疗应用,占21%,然后才是消费性电子,占19%。
电子工程师之EDA工具使用情况
接受访问的电子设计工程师都会利用EDA工具进行设计。中国大陆受访者最常使用的工具依次为:PCB布局工具(占66%)、逻辑合成(占39%);时序分析(占37%)。在台湾,最常使用的工具也是PCB布
局,占49%;其次为类比模拟,占41%,以及逻辑合成,占38%。
Gartner Dataquest设计与工程部门分析师Nancy Wu表示:“根据我们最近更新的2004年市场预测,今年EDA软件和软件维护市场规模将达至41.92亿美元,比2003年的39.03亿美元上升了7.4%。此市场将以年复合成长率(CAGR)12.5%的速度持续成长,到2008年达到70.25亿美元的规模。同时,亚太地区将会是增长最迅速的区域,到2008年的CAGR为17%。”
此联合研究报告同时也比较了中国大陆与台湾在设计周期、设计闸数、设计反复次数以及其他重要设计参数间的差异。《设计潮流与EDA工具:中国大陆及台湾》的详细分析报告已登载在 《电子工程专辑》网站,详情请浏览 www.eetasia.com。