环球资源Global Sources Ltd. (NASDAQ: GSOL)与Gartner Inc. (NYSE: IT) 联合进行一项名为“设计趋势与电子设计自动化(EDA)工具:中国大陆与台湾”的年度研究报告,研究结果显示73%的中国大陆及台湾电子设计工程师在设计特殊应用集成电路 (ASIC)时使用0.18微米或更精细的制程技术,比2004年增加21个百分点。
52%的中国大陆及台湾电子工程师在设计标准IC项目时使用0.18微米或更精细的制程技术,比 2004年上升10个百分点。
“设计趋势与电子设计自动化(EDA)工具:中国大陆与台湾”由环球资源旗下的电子设计双周刊——《电子工程专辑》(Electronic Engineering Times-Asia,简称EE Times-Asia)以及著名市场研究机构Gartner Inc. 携手进行,共有378位中国大陆工程师和226位台湾电子工程师参与了本次调查,调查还对两岸的设计趋势以及EDA工具的使用进行了比较。
《电子工程专辑》出版人马思礼先生(Mark Saunderson)先生表示:“大部分受访电子工程师在设计ASIC和标准IC时使用0.18微米的制程技术,使用0.18微米或更精细的制程技术,电子工程师可以开发出结构更为紧凑、高度集成的电子元件,它们可以用于制造更高效的电子设备。”
电子工程师只需4次反复便可完成电子设计
研究结果显示66%的台湾受访电子工程师和69%的中国大陆受访电子工程师在开发ASIC时设计反复的次数仅为4次或更少,比2004年分别增长16和11个百分点。
Gartner Dataquest设计及工程部首席分析师Nancy Wu女士表示:“反复次数的减少表明EDA工具正变得更为精细,电子工程师在使用EDA软件方面也日趋成熟。”
Nancy Wu女士指出:“亚洲是全球增长速度最快的EDA软件市场之一,在2004年,亚洲EDA市场的规模增加逾20%,增长速度超过北美、欧洲和日本。”
消费电子在电子设计应用领域中占主导地位
35%的受访电子工程师将消费电子列为他们设计的主要应用领域,其他电子设计应用领域包括:
|
马先生续说:“汽车电子设计越来越受到电子设计工程师的重视,在2005年有8%的受访电子工程师将其列为他们设计的主要应用领域,比2004年增长3%。”
这项研究还对系统设计、印刷电路板(PCB)设计以及现场可编程门阵列(FPGA)/可编程逻辑器件(PLD)设计趋势进行了分析,并对电子工程师使用的EDA工具、管理人员制定工具采购决策时考虑的因素以及工程师今后专案的设计目标进行了探讨。
“设计趋势与电子设计自动化(EDA)工具:中国大陆与台湾”是《电子工程专辑》杂志针对亚洲和中国大陆电子行业所进行一系列年度调查最新的一项,有关的调查报告与 《电子工程专辑》 和《国际电子商情》所提供的专业技术资讯相辅相成,是环球资源为电子产业“从设计到出口”的整个周期提供服务的重要组成部分。
要了解详细的调查结果及分析,请浏览www.eetasia.com。